i

Fachkonzept: D-FlipFlop

Ein D-FlipFlop speichert ein Bit.

Ein D-FlipFlop wird von einem Taktsignal gesteuert.
Man spricht von einer
  • steigenden Taktflanke, wenn der Takt von 0 auf 1 wechselt.
  • fallenden Taktflanke, wenn der Takt von 1 auf 0 wechselt.

Bei einer steigenden Taktflanke wird der Wert, der am Eingang D anliegt, im D-FlipFlop gespeichert. Dieser Wert wird allerdings erst bei der folgenden, fallenden Taktflanke am Ausgang Q ausgegeben.

Es gibt weitere Typen von FlipFlops, die man ebenfalls D-FlipFlop nennt.
zur Unterscheidung: Das FlipFlop, dass wir in diesem Kapitel verwendet, nennt man auch zweiflankengesteuertes D-FlipFlop.

In der Regel besitzt ein FlipFlop noch einen zweiten Ausgang $\bar Q$, der den invertierten Wert des Ausgangs $Q$ ausgibt.
Timing-Diagramm

Suche

v
12.2.8.2
dev.inf-schule.de/rechner/digitaltechnik/Schaltwerke/Fachkonzept_D-FlipFlop
dev.inf-schule.de/12.2.8.2
dev.inf-schule.de/@/page/pp9gLDuo9LvKeMit

Rückmeldung geben