Fachkonzept Daten-Flip-Flop
Fachkonzept Daten-Flip-Flop
Das im letzten Kapitel entstandene Flip-Flop nennt man taktzustandgesteuertes D-Flip-Flop (D wie Daten).
Das taktzustandgesteuerte D-Flip-Flop verwendet statt der beiden Eingänge s und r nur noch einen
Dateneingang d. Im Falle von d=1 sollte dann s=1 und r=0 sein, im Falle von d=0 sollte s=0 und r=1 sein. Dies wird durch ein zusätzliches
NICHT-Gatter erreicht.
Auch das taktzustandgesteuerte D-Flip-Flop erhält ein eigenes Modul, teste es:
Der Name „taktzustandgesteuertes“ rührt daher, dass das Flip-Flop während der gesamten High-Phase des Taktes („1-Zustand“) Änderungen am s- oder r-Eingang annimmt. Das entsprechende LogicSim Modul erhältst du hier.